연구활동 Research activities

논문
  • [국외]
  • CaMeL-Net: Centroid-aware metric learning for efficient multi-class cancer classification in pathology images, Computer Methods and Programs in Biomedicine (2023)
  • An Integrated Solution to Improve Performance of In-Memory Data Caching With an Efficient Item Retrieving Mechanism and a Near-Memory Accelerator, IEEE Access (2023)
  • A Low-power Programmable Machine Learning Hardware Accelerator Design for Intelligent Edge Devices, ACM TRANSACTIONS ON DESIGN AUTOMATION OF ELECTRONIC SYSTEMS 27 (2022)
  • An Adaptive Cache Replacement Policy Based on Fine-Grain Reusability Monitor, Ieice Electronics Express 15 (2018)
  • Sensor Data Compression and Power Management Scheme for Low Power Sensor Hub, Ieice Electronics Express 14 (2017)
  • Triple Engine Processor (TEP): A Heterogeneous Near-Memory Processor for Diverse Kernel Operations, Acm Transactions On Architecture And Code Optimization 14 (2017)
  • NVM Way Allocation Scheme to Reduce NVM Writes for Hybrid Cache Architecture in Chip-Multiprocessors, Ieee Transactions On Parallel And Distributed Systems 28 (2017)
  • An analytical model based on performance demand of workload for energy-efficient heterogeneous multicore systems, JOURNAL OF PARALLEL AND DISTRIBUTED COMPUTING 100 (2017)
  • Cooperative cache memory (CCM) based on the performance efficiency for 3D stacked memory system , Ieice Electronics Express 13 (2016)
  • Demand-Aware NVM Capacity Management Policy for Hybrid Cache Architecture, COMPUTER JOURNAL 59 (2016)
  • Data Classification Management with its Interfacing Structure for Hybrid SLC/MLC PRAM Main Memory, Computer Journal 58 (2015)
  • ACCELERATING APPLICATION START-UP WITH NONVOLATILE MEMORY IN ANDROID SYSTEMS, IEEE MICRO 35 (2015)
  • Adaptive replacement policy for hybrid cache architecture, Ieice Electronics Express 11 (2014)
  • An adaptive L2 cache prefetching mechanism for effective exploitation of abundant memory bandwidth of 3-D IC technology, IEICE ELECTRONICS EXPRESS 10 (2013)
  • Versatile stream buffer architecture to exploit the high memory bandwidth of 3-D IC technology, IEICE ELECTRONICS EXPRESS 10 (2013)
  • Adaptive Prefetching Scheme for Exploiting Massive Memory Bandwidth of 3-D IC Technology, 2011 IEEE International 3D Systems Integration Conference (2012)
  • An instruction-systolic programmable shader architecture for multi-threaded 3D graphics processing, Journal of Parallel and Distributed Computing Vol. 70, No. 11 (2010)
  • Design and implementation of Performance Analysis Unit (PAU) for AXI-based multi-core System on Chip (SOC), Microprocessors and Microsystems Vol. 34 No. 2-4 (2010)
  • Fully Digital Clock Frequency Doubler, IEICE Electronics Express Vol. 7, No. 6 (2010)
  • Low-Power Embedded Processor Design Using Branch Direction, IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences E92A-12 (2009)
  • An integrated mapping table for hybrid FTL with fault-tolerant address cache, IEICE Electronics Express 6-7 (2009)
  • A Way Enabling Mechanism Based on the Branch Prediction Information for Low Power Instruction Cache, IEICE Transactions on Electronics E92C-4 (2009)
  • Sub-grouped superblock management for high-performance flash storages, IEICE Electronics Express 6-6 (2009)
  • Power and Skew Aware Point Diffusion Clock Network, IEICE TRansactions on Electronics E91C-11 (2008)

  •  
  • [국내]
  • 복수의 엣지 디바이스에서의 CNN 모델분산 처리를 위한 축소된 분류 모델 활용 기법, 정보과학회논문지 47 (2020)
  • Performance and Energy Efficiency Analysis of Hybrid Cache Memory based on SRAM-MRAM, 2012 International SoC Design Conference (2012)
  • 동적 사상 테이블 기반의 버퍼구조를 통한 Solid State Disk의 쓰기 성능 향상, 정보처리학회논문지 A 18-A권 4호 (2011)
  • 모바일기기의 웹브라우징 성능 요인 분석, 정보과학회 논문지: 컴퓨팅의 실제 및 레터 17권 2호 (2011)
특허
  • [국외]
  • 행렬 인덱스 정보 생성 방법, 행렬 인덱스 정보를 이용하는 행렬 처리 방법, 2023-11 (출원)
  • 분산된 분류 모델을 이용하는 분류 방법, 2021-12 (출원)
  • 행렬 인덱스 정보 생성 방법, 행렬 인덱스 정보를 이용하는 행렬 처리 방법, 장치, 2021-06 (출원)
  • 분산된 분류 모델을 이용하는 분류 방법, 2020-06 (출원)
  • 비휘발성 메모리 및 휘발성 메모리를 포함하는 메모리 시스템 및 그 시스템을 이용한 처리 방법 (MEMORY SYSTEM INCLUDING A NONVOLATILE MEMORY AND A VOLATILE MEMORY, AND PROCESSING METHOD USING THE MEMORY SYSTEM), 2020-02 (등록)
  • 비휘발성 메모리 및 휘발성 메모리를 포함하는 메모리 시스템 및 그 시스템을 이용한 처리 방법 , 2019-12 (출원)
  • MEMORY SYSTEM INCLUDING A NONVOLATILE MEMORY AND A VOLATILE MEMORY, AND PROCESSING METHOD USING THE MEMORY SYSTEM, 2018-11 (등록)
  • 비휘발성 메모리 및 휘발성 메모리를 포함하는 메모리 시스템 및 그 시스템을 이용한 처리 방법 (MEMORY SYSTEM INCLUDING A NONVOLATILE MEMORY AND A VOLATILE MEMORY, AND PROCESSING METHOD USING THE MEMORY SYSTEM), 2018-10 (출원)
  • 비휘발성 메모리 및 휘발성 메모리를 포함하는 메모리 시스템 및 그 시스템을 이용한 처리 방법, 2016-08 (등록)
  • MEMORY SYSTEM INCLUDING A NONVOLATILE MEMORY AND A VOLATILE MEMORY, AND PROCESSING METHOD USING THE MEMORY SYSTEM, 2016-07 (출원)
  • 가상 캐시를 포함하는 메모리 시스템 및 그 관리 방법, 2015-12 (출원)
  • 메모리 접근 주소 변환 장치 및 방법, 2015-08 (등록)
  • METHOD AND APPARATUS FOR RESTORING IMAGE MY COPYING MEMORY, 2015-02 (등록)
  • CACHE MEMORY CONTROLLER AND METHOD FOR REPLACING A CACHE BLOCK(캐쉬 제어기 및 캐쉬 블록 교체 방법), 2015-01 (등록)
  • 메모리 접근 주소 변환 장치 및 방법, 2015-01 (등록)
  • 가상 캐시를 포함하는 메모리 시스템 및 그 관리 방법, 2014-06 (출원)
  • 메모리 시스템 및 그 관리 방법, 2014-02 (출원)
  • 비휘발성 메모리 및 휘발성 메모리를 포함하는 메모리 시스템 및 그 시스템을 이용한 처리 방법, 2013-07 (출원)
  • METHOD AND APPARATUS FOR RESTORING IMAGE MY COPYING MEMORY, 2012-09 (출원)
  • 메모리 시스템 및 그 관리방법, 2012-04 (출원)
  • CACHE MEMORY CONTROLLER AND METHOD FOR REPLACING A CACHE BLOCK(캐쉬 제어기 및 캐쉬 블록 교체 방법), 2011-12 (출원)
  • 메모리 접근 주소 변환 장치 및 방법, 2011-11 (출원)
  • 메모리 접근 주소 변환 장치 및 방법, 2011-11 (출원)
  • 비휘발성 메모리 및 휘발성 메모리를 포함하는 메모리 시스템 및 그 시스템을 이용한 처리 방법, 2011-06 (출원)
  • 캐쉬 제어기 및 캐쉬 블록 교체 방법, 2009-09 (출원)

  •  
  • [국내]
  • 행렬 데이터 전송 및 처리 방법, 2024-02 (출원)
  • 행렬 인덱싱 정보를 활용한 선택적 데이터 전송 방법, 2024-01 (출원)
  • 행렬 인덱스 정보 생성 방법, 행렬 인덱스 정보를 이용하는 행렬 처리 방법, 2023-12 (출원)
  • 행렬 인덱스 정보 생성 방법, 행렬 인덱스 정보를 이용하는 행렬 처리 방법, 장치, 2023-09 (출원)
  • 행렬 인덱스 정보 생성 방법, 행렬 인덱스 정보를 이용하는 행렬 처리 방법, 장치, 2023-09 (등록)
  • 행렬 인덱스 정보 생성 방법, 행렬 인덱스 정보를 이용하는 행렬 처리 방법, 2023-02 (출원)
  • 행렬 인덱싱 방법, 2022-12 (출원)
  • 분산된 분류 모델을 이용하는 분류 방법, 2021-05 (등록)
  • 분산된 분류 모델을 이용하는 분류 방법, 2021-05 (출원)
  • 행렬 인덱스 정보 생성 방법, 행렬 인덱스 정보를 이용하는 행렬 처리 방법, 장치, 2020-08 (출원)
  • 분산된 분류 모델을 이용하는 분류 방법, 2020-06 (출원)
  • Non-Zero Bitmap (NZB) 인덱싱: CNN 모델 등 희소행렬과 밀집행렬이 혼재된 모델을 위한 효율적인 행렬 표현 방식, 2020-06 (출원)
  • 기계 학습 분산 처리 방법, 2019-06 (출원)
  • 센서 허브의 센싱 데이터 처리 방법 및 센서 인터페이스 제어 장치, 2019-05 (등록)
  • 메모리 복사를 이용하여 영상을 복원하는 방법 및 장치, 2018-08 (등록)
  • 가상 캐시를 포함하는 메모리 및 그 관리 방법, 2018-05 (등록)
  • 제로값을 피연산자로 갖는 연산자에 대한 연산을 스킵하는 연산 방법 및 연산 장치, 2018-03 (등록)
  • 전력 관리 기능을 갖는 프로세서 및 프로세서의 전력 관리 방법, 2018-01 (등록)
  • 센서 허브의 센싱 데이터 처리 방법 및 센서 인터페이스 제어 장치, 2017-06 (출원)
  • 저전력 센서 허브를 위한 압축기능을 갖는 센서 인터페이스 제어기 구조 설계, 2016-12 (출원)
  • 메모리 접근 주소 변환 장치 및 방법, 2016-10 (등록)
  • 제로값을 피연산자로 갖는 연산자에 대한 연산을 스킵하는 연산 방법 및 연산 장치, 2016-02 (출원)
  • 전력 관리 기능을 갖는 프로세서 및 프로세서의 전력 관리 방법, 2016-02 (출원)
  • 행렬 연산 시 제로값을 피연산자로 갖는 연산자에 대한 연산을 스킵하는 방법 및 시스템, 2015-10 (출원)
  • 메모리 시스템 및 그 관리 방법, 2015-03 (등록)
  • 메모리 시스템 및 그 관리 방법, 2014-12 (등록)
  • 메모리 시스템 및 그 관리 방법, 2014-01 (출원)
  • 메모리 시스템 및 그 관리 방법, 2013-08 (등록)
  • 메모리 시스템 및 그 관리 방법, 2013-07 (출원)
  • 가상 캐시를 포함하는 메모리 및 그 관리 방법, 2013-06 (출원)
  • 메모리 장치 및 그의 데이터 처리 방법, 2013-04 (출원)
  • 비휘발성 메모리 및 휘발성 메모리를 포함하는 메모리 시스템 및 그 시스템을 이용한 처리 방법, 2012-07 (등록)
  • 메모리 복사를 이용하여 영상을 복원하는 방법 및 장치, 2011-09 (출원)
  • 메모리 시스템 및 그 관리 방법, 2011-08 (출원)
  • 캐쉬 제어기 및 캐쉬 블록 교체 방법 , 2011-08 (등록)
  • 비휘발성 메모리 및 휘발성 메모리를 포함하는 메모리 시스템 및 그 시스템을 이용한 처리 방법, 2010-12 (출원)
  • 캐쉬 제어기 및 캐쉬 블록 교체 방법, 2009-06 (출원)
학술발표
  • Non-Zero Bitmap (NZB) 인덱싱: CNN모델 등 희소행렬과 밀집행렬이 혼재된 모델을 위한 효율적인 행렬 표현 방식, 2020 한국컴퓨터종합학술대회 Korea Computer Congress 2020 (KCC2020)(한국정보과학회), 2020-07
  • 복수의 엣지 디바이스에서의 CNN 모델 분산 처리를 위한 축소된 분류 모델 활용에 대한 분석, 2019 한국컴퓨터종합학술대회(한국정보과학회), 2019-06
  • 엣지 디바이스에서의 효율적인 딥러닝 응용 수행을위한 성능 분석, 2018 한국소프트웨어종합학술대회 (2018 KSC)(한국정보과학회), 2018-12
  • 딥러닝 기반 주가 예측 모델의정확도 향상을 위한 모델 파라미터들의 최적값 분석, 2018 한국소프트웨어종합학술대회 (2018 KSC)(한국정보과학회), 2018-12
  • Intelligence Boosting Engine (IBE): a Hardware Accelerator for ProcessingSensor Fusion and Machine Learning Algorithm for a Sensor Hub SoC, IEEE Symphosium on Low Power and High Speed Chips(IEICE, IEEE), 2017-04
  • JUMPRUN: A Hybrid Mechanism to AccelerateItem Scanning for In-Memory Databases, 2017 IEEE International Conference on Big Data and Smart Computing(KIISE, IEEE), 2017-02
  • 저전력 센서 허브를 위한 압축기능을 갖는 센서 인터페이스 제어기 구조 설계, 제43회 정기총회 및 동계학술발표회(한국정보과학회), 2016-12
  • A Low-Power Sensor Hub SoC Design with an Intelligence Boost Engine for IoT Applications, International Forum on MPSoC for Software-defined Hardware(EDAA/IEEE), 2016-07
  • 저전력 센서 허브를 위한 전력 관리 기법의 효과 분석, 2016 한국컴퓨터종합학술대회 (한국정보과학회), 2016-07
  • Hardware Accelerator for Low Power Sensor Hub MCU to Process Sensor Fusion Algorithm, International SoC Design Conference (ISOCC 2015)(IEIE, IEEE CAS 등), 2015-11
  • 더티 블록을 우선적으로 교체하는 적응적인 최종 계층 캐시 블록 정책, 제41회 한국정보과학회 동계학술발표대회(한국정보과학회), 2014-12
  • Phase Detection Based Data Prefetching for Utilizing Memory Bandwidth of 3D Integrated Circuits , IEEE 3D System Integration Conference 2013 (2013 3DIC)(IEEE), 2013-10
  • What's the best processor configuration for power efficient heterogeneous multicore system?, 4th Workshop on SoCs, Heterogeneous Architectures and Workloads (SHAW-4)(IEEE), 2013-02
  • 혼합 이종 멀티코어 구조에서 코어 동작 주파수 민감도에 따른 작업 할당 방식 기반 공유 캐쉬 파티션 기법의 성능 분석, 한국반도체학술대회(한국물리학회 반도체분과회, 한국재료학회 등), 2013-02
  • Phase Change Memory의 쓰기 전력 소모를 감소시키기 위한 혼합 쓰기 방법, 정보 및 제어 학술대회(대한전자공학회 시스템 및 제어 소사이어티 대한 전기학회 정보 및 제어부문회), 2012-10
  • Versatile stream buffer architecture to exploit the high memory bandwidth of 3-D integration technology, The 2012 International Conference on Advanced Information Technolog and Sensor Application(SERSC), 2012-02
  • 3D 적층 공정의 큰 메모리 대역폭 활용을 위한 스트림 버퍼 기반 적응적 선인출 기법, 2011년 대한전자공학회 추계학술대회 (대한전자공학회)(대한전자공학회), 2011-11
  • 내장 프로세서 기반 고성능 시스템에서의 내부 버스 병목에 의한 시스템 성능 영향 분석, 2011 한국컴퓨터종합학술대회 논문집 (한국정보과학회)(한국정보과학회), 2011-06
  • 내장 시스템을 위한 응용 적응적 메모리 시스템 설계 환경, 2009 정보 및 제어 학술대회 (전기공학회, 전자공학회)(전기공학회, 전자공학회), 2009-10